Die
== Hintergrund ==
Diese Erweiterungsbusschnittstelle wurde entwickelt, um ein offenes System von Funktionsmodulen für eine hochleistungsfähige Peripherieverbindung zu schaffen. Der Hauptfokus liegt auf der Unterstützung von FPGA- und FPGA System-on-a-Chip|SoC-Geräten aller führenden Hersteller wie Altera, Lattice Semiconductor Corporation, Microchip Technology und Xilinx.
Das Wort '''CRUVI''' ist eine Kombination aus dem estnischen Wort „KRUVI“ für Schraube und dem Buchstaben „C“, der sich auf die Hälfte des sechseckigen Schraubenkopfes bezieht. In diesem Fall wurde das „K“ durch ein „C“ ersetzt, um den Bezug zum Schraubenkopf zu betonen.
Alle Module werden mit M2-Schrauben mit einem Durchmesser von 2 mm mechanisch fixiert.
Der CRUVI-Standard existiert sowohl für Geräte mit niedriger Übertragungsgeschwindigkeit und geringer Pin-Anzahl wie Pmod Schnittstelle, als auch für Hochleistungsgeräte mit hoher Pin-Anzahl Hochleistungsrechnen|HPC, 400 I/O FPGA Mezzanine Card (FMC)-Peripheriegeräte.
Er kann verwendet werden, um benutzerdefinierte Hochleistungsprototypen zu erstellen, für Systemintegration und Tests, um komplexe Systeme aus kleineren Bausteinen schnell zu entwickeln und Kosten zu senken. Es dient als Plattform für Hochleistungs-Halbleiterevaluierungsplatinen und -systeme.
Drei Board-to-Board-Steckverbinder sind spezifiziert: CRUVI-LS (Low Speed), CRUVI-HS (High Speed) und CRUVI-GT (Gigabit Transceiver) PCIe Gen 5.0-fähig.
Das Träger Modul liefert die Stromversorgung, die Eingabe/ Ausgabe Spannung und steuert die Funktionen der Peripherie Module.
== Geschichte ==
Internationale Mitwirkende zur Definition der Open-Source CRUVI-Spezifikation sind Trenz Electronic GmbH, Arrow Electronics, Samtec, Flinders University, Synaptic Laboratories Ltd, Symbiotic EDA und MicroFPGA UG.
Geschichte der CRUVI Open-Source-Spezifikation – zur kostenfreien Nutzung unter der Apache License 2.0.
== Aufbau der Träger Module ==
Einzelne, doppelte oder dreifache Breite von Modulen sind erlaubt und haben mehr Befestigungslöcher.
Ein dreifacher Raum auf dem Trägerboard (PCB-Vorlage CR99201) beträgt 67,72 × 57,5 mm² mit LS- und HS-Anschlüssen. Es gibt 3 Slots mit den Namen: AX, BY und CZ. Die Befestigungslöcher (1 bis 6) für M2-Schrauben haben einen Durchmesser von 2,2 mm und benötigen SMD-Abstandshalter zur mechanischen Fixierung.
Es wird empfohlen, dass alle FPGA-Hostplatinen mit CRUVI-Steckplätzen LiteX-Plattform-Supportdateien bereitstellen.
== Aufbau der Peripherie Module ==
Es gibt verschiedene Peripheriemodule, die flexibel und skalierbar in Größe und mit LS-, HS- und GT-Anschlüssen möglich sind. Die Befestigungslöcher sind für M2-Schrauben mit einem Durchmesser von 2,2 mm vorgesehen.
Verschiedene Adapter Module konvertieren Signale von Pmod zu CRUVI-LS (CR00025), von FMC zu CRUVI-HS (CR00101, CR00111) und von FMC zu CRUVI-GT (CR00112).
== LS Low Speed, HS High Speed und GT Gigabit Transceiver Steckverbinder ==
15.5 / 31 (differential)
[h4] Die == Hintergrund == Diese Erweiterungsbusschnittstelle wurde entwickelt, um ein offenes System von Funktionsmodulen für eine hochleistungsfähige Peripherieverbindung zu schaffen. Der Hauptfokus liegt auf der Unterstützung von FPGA- und FPGA System-on-a-Chip|SoC-Geräten aller führenden Hersteller wie Altera, Lattice Semiconductor Corporation, Microchip Technology und Xilinx.
Das Wort '''CRUVI''' ist eine Kombination aus dem estnischen Wort „KRUVI“ für Schraube und dem Buchstaben „C“, der sich auf die Hälfte des sechseckigen Schraubenkopfes bezieht. In diesem Fall wurde das „K“ durch ein „C“ ersetzt, um den Bezug zum Schraubenkopf zu betonen. Alle Module werden mit M2-Schrauben mit einem Durchmesser von 2 mm mechanisch fixiert.
Der CRUVI-Standard existiert sowohl für Geräte mit niedriger Übertragungsgeschwindigkeit und geringer Pin-Anzahl wie Pmod Schnittstelle, als auch für Hochleistungsgeräte mit hoher Pin-Anzahl Hochleistungsrechnen|HPC, 400 I/O FPGA Mezzanine Card (FMC)-Peripheriegeräte.
Er kann verwendet werden, um benutzerdefinierte Hochleistungsprototypen zu erstellen, für Systemintegration und Tests, um komplexe Systeme aus kleineren Bausteinen schnell zu entwickeln und Kosten zu senken. Es dient als Plattform für Hochleistungs-Halbleiterevaluierungsplatinen und -systeme.
Drei Board-to-Board-Steckverbinder sind spezifiziert: CRUVI-LS (Low Speed), CRUVI-HS (High Speed) und CRUVI-GT (Gigabit Transceiver) PCIe Gen 5.0-fähig.
Das Träger Modul liefert die Stromversorgung, die Eingabe/ Ausgabe Spannung und steuert die Funktionen der Peripherie Module.
== Geschichte == Internationale Mitwirkende zur Definition der Open-Source CRUVI-Spezifikation sind Trenz Electronic GmbH, Arrow Electronics, Samtec, Flinders University, Synaptic Laboratories Ltd, Symbiotic EDA und MicroFPGA UG.
Geschichte der CRUVI Open-Source-Spezifikation – zur kostenfreien Nutzung unter der Apache License 2.0.
== Aufbau der Träger Module == Einzelne, doppelte oder dreifache Breite von Modulen sind erlaubt und haben [url=viewtopic.php?t=2665]mehr[/url] Befestigungslöcher.
Ein dreifacher Raum auf dem Trägerboard (PCB-Vorlage CR99201) beträgt 67,72 × 57,5 mm² mit LS- und HS-Anschlüssen. Es gibt 3 Slots mit den Namen: AX, BY und CZ. Die Befestigungslöcher (1 bis 6) für M2-Schrauben haben einen Durchmesser von 2,2 mm und benötigen SMD-Abstandshalter zur mechanischen Fixierung. Es wird empfohlen, dass alle FPGA-Hostplatinen mit CRUVI-Steckplätzen LiteX-Plattform-Supportdateien bereitstellen. == Aufbau der Peripherie Module == Es gibt verschiedene Peripheriemodule, die flexibel und skalierbar in Größe und mit LS-, HS- und GT-Anschlüssen möglich sind. Die Befestigungslöcher sind für M2-Schrauben mit einem Durchmesser von 2,2 mm vorgesehen.
Verschiedene Adapter Module konvertieren Signale von Pmod zu CRUVI-LS (CR00025), von FMC zu CRUVI-HS (CR00101, CR00111) und von FMC zu CRUVI-GT (CR00112).
== LS Low Speed, HS High Speed und GT Gigabit Transceiver Steckverbinder == 15.5 / 31 (differential)
* [http://www.cruvi.com/ CRUVI Webpage] * [https://shop.trenz-electronic.de/de/Download/?path=Trenz_Electronic/CRUVI Trenz Electronic GmbH entwickelt und produziert CRUVI + FPGA (SoC) Module] * [https://blog.samtec.com/post/samtec-and-arrow-partner-on-new-intel-agilex-5-e-series-soc-dev-kit/ neue FPGA Erweiterungsbusschnittstelle CRUVI] erschienen 2023-05-11 * [https://www.eejournal.com/article/arrow-reveals-first-dev-board-for-intel-agilex-5-fpgas-with-two-more-boards-planned/ Arrow reveals first Dev Board for Intel Agilex 5 FPGAs, with two more boards planned] erschienen 2023-11-27 * [https://vhdplus.com/docs/components/overview/ Software is integrated into VHDPlus IDE for CRUVI solutions] * [https://synaptic-labs.com/hw-trenz/ Synaptic Laboratories Ltd (SLL) is contributor to the exciting open source CRUVI standard for memory controller]
'''Kelsey Card''' (* 20. August 1992 in Springfield (Illinois)|Springfield, Illinois) ist eine ehemalige Vereinigte Staaten|US-amerikanische Leichtathletik|Leichtathletin, die sich auf den Diskuswurf...
== Geschichte ==
Im Laufe seiner Geschichte hat Mapo A für Mitglieder sowohl konservativer als auch liberaler Parteien gestimmt, um den Wahlkreis zu vertreten. Roh Seung-hwan von der liberalen Peace...